- [i] Необходимость калибровки АЦП К5101НВ015
- [i] Подключение сигналов PD, Q12SEL, LVDSEN, REFEN, BIASMODE, BIASSEL1, BIASSEL2 микросхемы АЦП К5101НВ015
- [i] Режим PD (power down) в микросхеме К5101НВ015
- [i] Рекомендуемая последовательность действий при запуске АЦП К5101НВ015
- [i] Описание работы АЦП К5101НВ015 с момента подачи питания до начала функционирования в режиме аналого-цифрового преобразования
- [i] Переход в режим Power Down (PD) в АЦП К5101НВ015
- [i] Использование микросхемы АЦП К5101НВ015 в полосе пропускания 500 МГц
- [i] Возможность работы с АЦП К5101НВ015 без проведения калибровки
- [i] Тактирование АЦП К5101НВ015 сигналами LVDS
- [i] Требования к джиттеру тактового сигнала К5101НВ015
- [i] Тактирование АЦП К5101НВ015 дифференциальным сигналом
- [i] Нагрузочная емкость цифровых выходов АЦП К5101НВ015
- [i] Параметры входного дифференциального сигнала микросхемы К5101НВ015
- [i] Использование К5101НВ015 при повышенной тактовой частоте (до 180 МГц) и повышенном опорном напряжении (до 1,5 В)
- [i] К5101НВ015. Подключение цифровых выходов CLKO и nCLKO
Информационный портал технической поддержки
Центра проектирования интегральных микросхем
На сайт www.milandr.ru
Центра проектирования интегральных микросхем